Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . phần xuất đèn đang được nghiên cứu thiết kế, có lẽ sẽ giống như vầy
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Tôi thấy tây hay xuất đèn 6N3P, sao không dùng p/a đó, rẻ hơn nhiều 6DJ8
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Phương án ra balance rất hay, khử nhiễu tốt, dưng mờ như thế hơi khó cho những người chỉ có rề páo đường vào unbalance. Các thím nên nghiên cứu thêm một mạch ra unbalance nữa.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Em thấy đèn 6H3P không được đánh giá cao tại VN, hơn nữa lại ít có đèn tương đương xịn hơn thay thế nên thấy không nên dùng.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Dạ, Em sẽ thêm 1 đường unbalance theo yêu cầu của Thím lớp A, nhưng mà các Thím cũng lo sắm Rề pao có đường vào Balance trước đi nhé, các dự ớn sau là toàn balance technology thui đấy :mrgreen:
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Phần nguồn cho Digital đã được Thím Bồ câu ngớ ngẩn thiết kế lại, gởi các Thím xem qua
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . E xin giải thích về mạch mình thiết kế để các bác tiện theo dõi. Đầu tiên là chip CS8416. Do ko dùng vi điều khiển nên chúng ta cho nó hoạt động ở Hardware mode bằng cách nối chân 26 SDOUT của nó xuống GND qua điện trở 47K. Khi đó, các ngõ vào RXP4:7 trở thành ngõ chọn kênh vào RXSEL0:1 và xuất TXSEL0:1 ra chân TX từ RXP0:3. Các chân RXSEL và TXSEL này e nối ra 1 header để các bác có thể tự do lựa chọn ngõ vào và ngõ vào cần xuất ra TX. Các chân từ 15-20 dùng để chọn cấu hình hoạt động như chuẩn xuất I2S... E cũng nối vào 1 DIP Switch để các bác thỏa mái config. Trong mạch nay e cũng dùng 1 XO để cấp System Clock cho mạch với jitter khoảng 6ps. Jitter của RMCK khoảng 200ps nên ko dùng. Phần nguồn e nghĩ cũng cần lọc kỹ để chạy ổn định hơn.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Phần nguồn e nghĩ cũng cần lọc kỹ để chạy ổn định hơn.[/quote] Em thấy nguồn cho mạch A và D bác thiết kế khá kỹ ít ồn bác ạ , à em thấy dòng tương đối thấp nên điện trở dò dòng phân cực như R10 bác có thể chọn giá trị lớn hơn 1 chút được ko ạ tất nhiên khi đó fet dẫn mạnh hơn nhưng bù lại R nt (dò dòng ) cũng lớn có vẻ an toàn cho LK phía sau với lại đưa Q1 vào vùng tuyến tính hơn ( em cảm giác thôi chắc sai ạ ) , với lại R11 hơi lớn bác có nên lắp trước (ngay sau nắn) 1 cặp tụ ko ạ . hì
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Dạ, cảm ơn bác đã nhắc nhở. Về các trị số thì do gấp quá nên e cũng chưa tính toán lại cho chính xác nữa. E xí chổ trong mạch trước vậy, đợi khi layout xong, trong lúc làm board sẽ tính toán lại dòng áp cho chính xác hơn bác ạ. Giá trị R11 phụ thuộc vào áp cấp cho mạch nữa bác à.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . - Em cũng biết đây chỉ là mạch nguyên lý thôi chứ mạch thiệt là chít với Em, phản biện cho các Thím hết chỗ đỡ luôn đó. Nhòm sơ qua là Em biết mạch này chạy . . . hỏng có được roài :lol: Con Mosfet phải là loại kênh P chứ kênh N làm sao thành cái nguồn dòng được thím bồ câu ngẩn ngơ ơi ???
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . - Em cũng biết đây chỉ là mạch nguyên lý thôi chứ mạch thiệt là chít với Em, phản biện cho các Thím hết chỗ đỡ luôn đó. Nhòm sơ qua là Em biết mạch này chạy . . . hỏng có được roài :lol: Con Mosfet phải là loại kênh P chứ kênh N làm sao thành cái nguồn dòng được thím bồ câu ngẩn ngơ ơi ???[/quote] Em thấy FET đó chạy được đó chứ ạ Q1,Q2 thành mạch ổn dòng theo tải , nó chạy được lúc quá độ nhờ tụ C23 ko biết đúng ko nữa hì . có gì sai bỏ qua cho em nhé .
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Theo e thì đúng như bác Lớp nói, phải là con P mới được nhỉ. @DIY-Lover: E vẽ lộn rồi, cảm ơn bác nhắc nhở.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Mạch nguồn dòng đúng phải như thế này. Các bác xem hộ e có đúng ko nhé, e tẩu hỏa rùi. Dùng Fet kênh P cực S nối nguồn, cực D nối tải. Phân cực Vgs âm bằng các điện trở và BJT. Kính báo.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Mạch vậy là OK rồi nhưng R19 lại lớn quá tính ra nó ổn dòng khoảng 5mA , với lại R4 cũng có vẻ cao quá bác ạ .
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Hí hí. Cảm ơn bác. E copy con trở mà chưa sửa giá trị. Rồi E sẽ tính lại sau vậy.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Hôm nay em làm vài dòng về mạch AD1853. Mạch cũng đơn giản, e theo docs để mần ra cái này: 1. AD1853 có 28 chân yêu cầu cấp 2 nguồn +5V cho dig (pin 1&28) và analog (pin 11&18) riêng. 2. Chân số 2 là chân cấp xung clock ngoài vào cho mạch. E lấy nguồn clock này từ XO. 3. Chân 3-5 là chân điều khiển ghi các thanh ghi config mode hoạt động cho chip. E nối sẳn ra header để bác nào dùng vxl đk sẽ nối vào đấy. 4. Chân 6,7 dùng để lựa chọn tỷ lệ 2x, 4x hoặc 8x của bộ lọc nội suy bên trong. Nó đáp ứng 4x khi Fs là 88 hoặc 96Khz và chỉ còn 2x khi Fs là 176 hoặc 192Khz. 5. Các chân ZeroL&R là để chip thông báo khi ko có tín hiệu audio. E sẽ nối ra led để các bác dễ quan sát. 6. Chân 9 là ngõ vào điều khiển Deemphasis. E nối ngõ này tới Switch để các bác lựa chọn. 7. Chân 10 nối điện trở phân cực để tạo Vref được lọc trên chân 14 FILTR. 8. Các chân 12,13 & 16,17 là ngõ ra I, e cho qua điện trở và mạch LPF trước khi đưa qua mạch đèn của bác Lớp. 9. 2 chân 15 & 19 là ngõ vào của mạch lọc. 10. Các chân 20, 21 là dùng để chọn mode serial của dữ liệu audio. E đã nối ra switch nhỏ để các bác tha hồ lựa chọn mode. Tuy nhiên, có lẻ mode I2S sẽ là thích hợp nhất ạ. 11. Khi chân 23 lên mức cao sẽ bảo chip AD1853 câm mồm ! (mute) 12. Chân 24 tích cực mức thấp là chân reset. Do yêu cầu rẻ dễ nên e chỉ làm mạch RC để reset. Nếu mua linh kiện reset chuyên nghiệp thì có lẻ sẽ khó khăn cho việc thực hiện hơn. 13. Chân 25-27 là các đường tín hiệu điều khiển dữ liệu audio sẽ chảy vào. Phù...phù. Thế là xong. Bác nào có thét mét thì báo e tiếng. Kính báo.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Ba đường tín hiệu I2S: SCLK, LRCLK, SDATA được CS8416 đồng bộ với internal clock được phục hồi nhờ PLL của nó. Khi bác nối vào DAC có sử dụng XO để tạo clock cho DAC thì làm sao bác bảo đảm là 3 tín hiệu I2S này hoàn toàn đồng bộ với clock do XO tạo ra?
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Thím ơi là thím, Em không biết nhiều về mấy con DAC nhưng Em nghĩ vấn đề đơn giản là cấp Clock từ XO luôn cho con CS8416 là giải quyết vấn đề Thím nêu thui mà. Mà hình như là Thím bồ câu cấp Clock cho cả 2 con AD1853 và CS8416 mừ !!!
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Bản thân CS8416 hoạt dộng dựa vào recover clock từ PLL, thím đưa XO clock vào chỉ có tác dụng switch clock của XO thay cho PLL tại chân RMCK khi PLL ko lock được clock từ input audio steam (A special clock switching mode is available that allows the OMCK clock input to automatically replace RMCK when the PLL becomes unlocked), khi mà PLL locked thi RMCK sẽ là PLL clock đấy thím. Khi đó clock của DAC là XO và clock của CS8416 khác nhau, dẫn đến có thể xảy ra ko đồng bộ. Trong các loại digital reciver em đã sử dụng qua, em chỉ biết con WM8804 là sữ dụng XO trong cơ chế clock recovery.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Dạ, thím đã đọc tới OMCK System Clock Mode thì đọc luôn cho trót dòng này: When the clock switching feature is enabled, OSCLK and OLRCK are derived from the OMCK input when the clock has been switched and the serial port is in master mode. Như vậy là AD1853 yêu dấu của chúng ta đã có thể lấy chính xác dữ liệu audio về được rồi. Ngoài ra, theo e thì clock cấp cho AD1853 yêu dấu là dùng để chạy bộ Interpolation bên trong (xem bảng II) chứ ko phải dùng cho mục đích input audio data. Ngoài ra, lúc bật nguồn e cũng cho reset CS8461 và AD1853 đồng thời với chip cấp clock từ XO. Bồ câu xin kính báo.
Re: Cùng làm DAC xuất đèn HAY - RẺ - DỄ . . . Hè hè, thím đọc tiếp đây này thì sẽ hiểu rõ. 14.3 Control1 (01h) SWCLK - Lets OMCK determine RMCK, OSCLK, OLRCK when PLL loses lock Default = ‘0’ 0 - Disable automatic clock switching. RMCK runs at the VCO frequency (~750 kHz) on PLL Unlock. 1 - Enable automatic clock switching on PLL unlock. OMCK clock input is automatically output on RMCK on PLL Unlock. Hơn nữa thím thiết kế dùng XO như vậy thì chuyện gì sẽ xảy ra khi Fs = 44.1 KHz và 48 KHz (hoặc 96 KHz)?